Intel 10nm全線引入新指令集:緩存效率大漲
Intel 10nm全線引入新指令集
Intel今天公布了指令集擴展參考指南的第39個版本,透露未來的10nm家族將全線引入一個名為“CLDEMOTE”的新指令集,重點提升緩存效率與性能。
新指令集的全稱為“Cache Line Demont”,也就是“緩存行降級”的意思,可以讓操作系統(tǒng)告知一個處理器核心,如果緩存行里的特定內(nèi)容不需要過于靠近處理器核心,就可以將其轉(zhuǎn)移到遠(yuǎn)離核心的緩存內(nèi),但又不會推到系統(tǒng)主內(nèi)存中。
也就是說,如果一級緩存里的某些數(shù)據(jù)不是處理器當(dāng)前急需使用的,就可以轉(zhuǎn)移到二級乃至三級緩存;如果二級緩存里有類似的數(shù)據(jù),就可以轉(zhuǎn)移到三級緩存。
這樣一來,一級、二級緩存的壓力就可以大大減輕,容量更小、距離處理器核心更近、速度更快的它們可以更高效地存儲更急需的數(shù)據(jù)。
另外,一二級緩存都是每個核心獨享的,三級緩存則是所有核心共享,將部分合適的數(shù)據(jù)放在三級緩存,其實更有利于多核心之間分享。
CLDEMOTE指令的支持范圍很廣,一個是Sapphire Rapids,也就是14nm Cooper Lake、10nm Ice Lake之后的再下一代數(shù)據(jù)中心至強,10nm工藝配新架構(gòu)。
二個是Alder Lake,也就是Comet Lake、Rocket Lake之后的下下代桌面酷睿,也是10nm工藝,CPU架構(gòu)預(yù)計為Willow Cove。
三個是Tremont架構(gòu)核心,用于低功耗產(chǎn)品線,包括Atom凌動、奔騰、賽揚甚至是Lakefield這樣的混合封裝產(chǎn)品。
江蘇蘇訊網(wǎng)版權(quán)及免責(zé)聲明:凡本網(wǎng)注明“來源:XXX(非江蘇蘇訊網(wǎng))”的作品,均轉(zhuǎn)載自其它媒體,轉(zhuǎn)載目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點和對其真實性負(fù)責(zé)。 如因作品內(nèi)容、版權(quán)和其它問題需要同本網(wǎng)聯(lián)系的,本網(wǎng)按規(guī)定給予一定的稿費或要求直接刪除,請致電025-86163400 ,聯(lián)系郵箱:724922822@qq.com。